

## EXPERIMENTO 3. SIMULAÇÃO DE CIRCUITOS DIGITAIS

-Bernardo Rizzone (232013194)

**Introdução:** Este relatório tem como objetivos a construção de um somador de palavras binarias usando somadores completos em cascata, além da familiarização com o pacote STD\_LOGIC\_ARITH. Usaremos o ModelSim para a implementação dos códigos e simulação dos mesmos.

1) O objetivo do primeiro exercício e escrever e simular um somador de palavras de 4 bits no ModelSim. O somador e construído utilizando somente somadores completos, que foram desenvolvidos em experimentos anteriores. A nova entidade tem como entrada dois vetores, A e B (com 4 bits cada), e como saída, um vetor S (com 5 bits

\*Implementação e simulação: A implementação do somador de 4 bits e feita utilizando a entidade do somador completo como um componente. Cada bit dos vetores de entrada A e B e alimentado em um somador completo, juntamente com o carry do somador anterior. O resultado de cada somador e então coletado para formar o vetor de saída S.

## **CÓDGIO:**

```
library IEEE;
       use IEEE.std_logic_l164.all;
       use ieee.numeric_std.all;
     \Box entity questaol is
     port (
8
             A :in std_logic_vector(3 downto 0);
B :in std_logic_vector(3 downto 0);
S :out std_logic_vector(4 downto 0)
9
10
11
         );
12
      end questaol;
13
14
15
16
     Farchitecture rtl of questaol is
17
18
19
           component SOMADOR is
20
21
               port (
                   A :in std_logic;
B :in std_logic;
Cin :in std_logic;
22
                   A
23
24
                    S :out std_logic;
Cout :out std_logic
25
26
               );
27
28
           end component;
29
30
       signal carry_signal :std_logic_vector(4 downto 0);
31
32
33
34
       begin
35
          carry_signal(0) <= '0';
36
37
38
         sum: for i in 0 to 3 generate
39
40
                u0: SOMADOR PORT MAP (A(i), B(i), carry_signal(i), S(i), carry_signal(i+1));
41
           end generate;
42
43
           S(4) <= carry_signal(4);
44
45
       end rtl;
```

#### **TESTBENCH:**

```
entity tb_questaol is end;
 2
 3
 4
 5
      library ieee;
 6
      use ieee.std_logic_l164.ALL;
      use std.textio.all;
 8
      use ieee.numeric_std.all;
9
10
11
12
     architecture testbench of tb_questaol is
13
14
15
   component questaol is port (
16
17
18
              A :in std_logic_vector(3 downto 0);
19
               B :in std_logic_vector(3 downto 0);
20
               S :out std_logic_vector(4 downto 0)
     end component;
21
22
23
24
25
   signal s : std_logic_vector(7 downto 0);
26
27
28
29
      begin
30
     ul: questaol PORT MAP (
31
            A \Rightarrow s(3 \text{ downto } 0),
              B \Rightarrow s(7 \text{ downto } 4),
32
33
              S => open
34
         );
35
36
37
     □ estimulo: process
38
39
         begin
              for i in 255 downto 0 loop
40
41
                  wait for 5 ns;
42
                  s <= std_logic_vector(to_unsigned(i, 8));</pre>
43
              end loop;
44
              wait;
45
```



A SIMULAÇÃO: A simulação do somador de 4 bits e realizada no ModelSim. Os vetores de entrada A e B são variados para verificar a corretude do somador. Os resultados da simulação confirmam que o somador está funcionando corretamente.

- 2) O objetivo deste exercício e escrever e simular um somador de palavras de 4 bits no modelsim, construído utilizando o operador '+' do pacote STD\_LOGIC\_ARITH. A nova entidade tem como entrada dois vetores, A e B(com 4 bits cada), e como saída, um vetor S (com 5 bits ).
  - \*Implementação e simulação: A implementação do somador de 4 bits e feita utilizando o operador '+' do pacote STD\_LOGIC\_ARITH. As entradas A e B são declaradas como sendo do tipo STD\_LOGIC\_VECTOR e, na arquitetura, são convertidas para o tipo UNSIGNED usando o comando unsigned(.) de modo a poder usar o operador '+'.

### **CÓDIGO:**

```
library IEEE;
       use IEEE.std_logic_1164.all;
  3
      use ieee.std_logic_arith.all;
  5
 6
     entity somador_dois is port (
 7
 8
 9
              A :in std_logic_vector(3 downto 0);
 10
              B :in std_logic_vector(3 downto 0);
 11
              S :out std_logic_vector(4 downto 0)
      end somador_dois;
12
13
14
15
16
     Farchitecture rtl of somador_dois is
17
18
19
     🖵 begin
20
      -- S = f(A, B)
S <= unsign
21
          S <= unsigned('0' & A) + unsigned('0' & B);
22
 23
24 end rtl;
25
```

#### **TESTBENCH:**

```
entity somador_dois_tb is end;
 3
 4
      library ieee;
 5
      use ieee.std logic 1164.ALL;
 6
      use std.textio.all;
 7
      use ieee.numeric_std.all;
 8
 9
10
11
     architecture testbench of somador dois to is
12
13
14

    component somador_dois is
    port (
15
16
          port (
17
                  :in std_logic_vector(3 downto 0);
18
               B :in std_logic_vector(3 downto 0);
               S :out std_logic_vector(4 downto 0)
19
     end component;
20
21
22
23
24
25
        signal s : std_logic_vector(7 downto 0);
26
27
28
29
      begin
30
     ul: somador_dois PORT MAP (
31
              A \Rightarrow s(3 \text{ downto } 0),
32
              B \Rightarrow s(7 \text{ downto } 4),
33
              S => open
34
          );
35
36
     □ estimulo: process
     37
         begin
38
               for i in 255 downto 0 loop
39
                   wait for 5 ns;
40
                   s <= std logic vector(to unsigned(i, 8));</pre>
41
               end loop;
42
               wait;
43
44
      end process;
45
```

**SIMULAÇÃO** 



**SIMULAÇÃO:** A simulação e iniciada executando o código VHDL no ModelSim. Durante a simulação, os vetores de entrada A e B são variados através de todos os possíveis valores de 4 bits (de "0000" a "1111"). Para cada combinação de A e B, o vetor de saída S e calculado e registrado. Após a conclusão da simulação, os resultados são analisados. Isso envolve a verificação do vetor de saída S para cada combinação de A e B e a comparação dos resultados com as expectativas.

3) O objetivo deste exercício e escrever e simular um testbench no modelsim para simular e testar o somador de 4 palavras desenvolvido no visto 1. Este testbench deve gerar todas as 256 combinações possíveis de valores para A e B, aguardando 500 ns entre combinações. Para cada combinação, o testbench deve comparar a saída do somador do visto 1 com a saída do somador do visto 2, imprimindo uma mensagem de erro caso as saídas não concordarem.

\*Implementação e simulação: A implementação do testbench e realizada no modelsim. Durante a simulação o testbench gera todas as 256 combinações possíveis de valores para A e B, aguardando 500 ns entre as combinações.

#### CODIGO: TOP\_MODULE:

```
entity top_module is end;
2
3
4
5
     library ieee;
6
      use ieee.std_logic_l164.ALL;
7
      use std.textio.all;
8
     use ieee.numeric std.all;
9
10
     -- Architecture (Arquitetura)
11
12 architecture topmodule arch of top module is
13
14
15
16

    component questaol is

17 卓
       port (
                :in std logic vector(3 downto 0);
18
             A
19
              B :in std logic vector(3 downto 0);
20
              S :out std logic vector (4 downto 0)
21
         );
22
      end component;
23
24
25
26

    component somador_dois is
27
       port (
28
                 :in std logic vector(3 downto 0);
29
              B :in std logic vector(3 downto 0);
30
              S :out std_logic_vector(4 downto 0)
31
          );
32
      end component;
33
34
35
36
   p component tb_somador3 is
37
         port (
38
              A :out std_logic_vector(3 downto 0);
39
              B :out std logic vector(3 downto 0);
40
             dut :in std logic vector(4 downto 0);
41
             gm :in std logic vector(4 downto 0)
42
         );
43
         end component;
44
45
```

#### **TEST BENCH:**

```
library ieee;
2
      use ieee.std_logic_l164.ALL;
3
      use std.textio.all;
     use ieee.numeric std.all;
5
6
8 = entity tb_somador3 is 9 = port (
10
              A :out std logic vector(3 downto 0);
              B :out std logic vector(3 downto 0);
11
12
              dut :in std_logic_vector(4 downto 0);
13
              gm :in std_logic_vector(4 downto 0)
     end tb_somador3;
14
15
16
17
18
19
    architecture testbench arch of tb somador3 is
20
21
22
23 🗏 begin
24
25
26
27 E process
28 begin
         begin
              report "Iniciando teste ... " severity NOTE;
29
    中中
              for i in 0 to 16 loop
30
31
                  A <= std_logic_vector(to_unsigned(i, 4));
32
                  for j in 0 to \overline{16} loop
                      B <= std_logic_vector(to_unsigned(j, 4));</pre>
33
     wait for 500 ns;
34
35
36
                      assert(dut = gm) report "Teste Falhou" severity ERROR;
37
                  end loop;
38
              end loop;
39
              report "Teste finalizado!" severity NOTE;
40
              wait;
41
42
43
       end process;
44
45
```

#### CODIGO SOMADOR USADO NOS EXERCICIOS 1 E 3:

```
library IEEE;
 use IEEE.std_logic_1164.all;
□ entity SOMADOR
     is port (
              :in std logic;
              :in std logic;
         Cin :in std logic;
         S :out std logic;
         Cout :out std logic
     );
 end SOMADOR;
architecture rtl of SOMADOR is
□ begin
 S <= A xor B xor Cin;
 Cout <= (A and B) or (A and Cin) or (B and Cin);
end rtl;
```

# SIMULAÇÃO:



**SIMULAÇÃO:** Após a conclusão da simulação, os resultados são analisados. Isso envolve a verificação das mensagens de erro impressas pelo testbench. Se nenhuma

mensagem de erro for impressa, isso indica que o somador do visto 1(DUT) esta funcionando corretamente, pois suas saídas concordam com as do somador do visto 2(Golden model) para todas as 256 combinações possíveis de valores para A e B.

### Conclusão:

Ao logo desses exercíos, exploramos várias facetas do design de hardware, esses exercícios foram uma excelente oportunidade de aprimoramento de nossas habilidades. Conseguimos cumprir todas as metas estabelecidas anteriormente na introdução, demonstramos nosso conhecimento em somadores completos, e também na biblioteca STD\_LOGIC\_ARITH.